欢迎来到尧图网

客户服务 关于我们

您的位置:首页 > 房产 > 建筑 > 时钟产生的公共模块示例

时钟产生的公共模块示例

2025/5/20 17:32:28 来源:https://blog.csdn.net/qq_26330025/article/details/148000812  浏览:    关键词:时钟产生的公共模块示例

由于芯片验证过程中总是需要产生不同频率的时钟,使用forever或者always模块来写也可以,不过每个clock都要写一遍代码,太繁琐,所以就想做一个可以生成任何频率的公共模块

`timescale 1ns/1ps
module clk_gen(input [31:0] ref_freq, jit, output reg clk_out);timeunit 1ps;timeprecision 1fs;real cycle_real;real ref_freq_real;loongint cycle,cycle_real_p,cycle_real_n;bit randbit;initial beginclk=0;#1ns;ref_freq_real = $itor(ref_freq); //integer转换为real类型cycle_real = (0.5*(10**9))/ref_freq_real; //half of cyclerandbit=$urandom_range(0,1);cycle_real_p = cycle_real+jit;cycle_real_n = cycle_real-jit;forever clk=#($urandom_range(cycle_real_p-cycle_real_n)) ~clk;end
endmodule

版权声明:

本网仅为发布的内容提供存储空间,不对发表、转载的内容提供任何形式的保证。凡本网注明“来源:XXX网络”的作品,均转载自其它媒体,著作权归作者所有,商业转载请联系作者获得授权,非商业转载请注明出处。

我们尊重并感谢每一位作者,均已注明文章来源和作者。如因作品内容、版权或其它问题,请及时与我们联系,联系邮箱:809451989@qq.com,投稿邮箱:809451989@qq.com

热搜词