欢迎来到尧图网

客户服务 关于我们

您的位置:首页 > 教育 > 高考 > FPGA基础 -- Verilog常用关键字

FPGA基础 -- Verilog常用关键字

2025/9/15 5:16:13 来源:https://blog.csdn.net/sz66cm/article/details/146052496  浏览:    关键词:FPGA基础 -- Verilog常用关键字

Verilog 是一种硬件描述语言(HDL),用于描述和设计数字电路。下面是 Verilog 的常用语法和关键概念:


1. Verilog 设计结构

Verilog 代码通常由 模块(module) 组成,每个模块表示一个硬件单元,具有输入和输出端口。

module and_gate (input wire a,       // 输入信号 ainput wire b,       // 输入信号 boutput wire y       // 输出信号 y
);assign y = a & b;   // 逻辑与操作
endmodule
  • module 定义一个模块
  • input / output 定义输入输出端口
  • assign 进行组合逻辑赋值

2. 变量类型

Verilog 变量用于存储信号值,常见变量类型:

  • wire —— 组合逻辑信号(无存储能力)
  • reg —— 触发器存储信号(用于时序逻辑)
  • integer —— 存储整数(常用于循环变量)

示例:

wire a, b, y;     // 组合逻辑信号
reg clk, rst;     // 时序信号
integer i;        // 整数变量

3. 组合逻辑

组合逻辑直接由输入信号决定输出信号,不依赖时钟。

3.1 assign 语句

assign y = a & b;  // 逻辑与运算
assign s = a ^ b;  // 异或运算
assign c = (a & b) | (b & c_in) | (a & c_in);  // 组合逻辑表达式

3.2 always @(*) 组合逻辑块

always @(*) beginy = a & b;  // 组合逻辑
end

4. 时序逻辑

时序逻辑依赖时钟信号,通常使用 always @(posedge clk) 定义。

always @(posedge clk or negedge rst) beginif (!rst)q <= 0;  // 复位elseq <= d;  // D 触发器
end
  • posedge clk 表示在 时钟上升沿 触发
  • negedge rst 表示 复位信号下降沿 触发
  • <= 非阻塞赋值(用于寄存器存储)

5. 条件语句

5.1 if-else 语句

always @(posedge clk) beginif (a == 1'b1)y <= 1'b1;elsey <= 1'b0;
end

5.2 case 语句

always @(posedge clk) begincase (sel)2'b00: y <= a;2'b01: y <= b;2'b10: y <= c;default: y <= 0;endcase
end

6. 循环结构

6.1 for 循环

integer i;
always @(posedge clk) beginfor (i = 0; i < 8; i = i + 1) beginmem[i] <= data[i];end
end

6.2 while 循环

integer i = 0;
always @(posedge clk) beginwhile (i < 8) beginmem[i] <= data[i];i = i + 1;end
end

7. 进程间通信

7.1 initial 语句

initial 语句在仿真时执行一次,常用于仿真测试。

initial begina = 0; b = 1;#10 a = 1;  // 10 时间单位后 a 变为 1#20 b = 0;  // 20 时间单位后 b 变为 0
end

7.2 always 语句

always @(posedge clk) beginy <= a & b;
end

8. 任务和函数

8.1 task 任务

任务 task 可以有多个输入输出参数:

task add;input a, b;output sum;beginsum = a + b;end
endtask

8.2 function 函数

function 只能返回一个值:

function [3:0] add;input [3:0] a, b;add = a + b;
endfunction

9. 测试平台(Testbench)

测试平台 用于验证 Verilog 设计的正确性。

module testbench;reg a, b;wire y;and_gate uut (.a(a), .b(b), .y(y));  // 连接被测模块initial begina = 0; b = 0;#10 a = 1;#10 b = 1;#10 a = 0; b = 0;#10 $stop;  // 结束仿真end
endmodule

10. 关键语法总结

语法说明示例
module定义模块module my_module(); ... endmodule
input / output端口定义input a, b; output y;
wire组合逻辑信号wire a, b, y;
reg时序逻辑信号reg clk, rst;
assign组合逻辑赋值assign y = a & b;
always @(*)组合逻辑块always @(*) y = a & b;
always @(posedge clk)时序逻辑块always @(posedge clk) q <= d;
if-else条件判断if (a) y = 1; else y = 0;
case多路选择case(sel) 2'b00: y = a; endcase
for循环for (i = 0; i < 8; i = i + 1)
task任务task add(input a, b, output sum);
function函数function [3:0] add(input [3:0] a, b);
initial初始化块initial begin a = 0; #10 a = 1; end

总结

  1. Verilog 是硬件描述语言(HDL),主要用于 FPGA/ASIC 设计
  2. 使用 module 组织代码,每个模块表示一个硬件单元
  3. wire 表示组合逻辑,reg 表示寄存器存储
  4. 组合逻辑使用 assignalways @(*),时序逻辑使用 always @(posedge clk)
  5. 支持 if-elsecasefor 等控制结构
  6. initial 用于仿真,always 用于时序逻辑
  7. taskfunction 提供代码复用能力
  8. 测试平台 testbench 用于验证设计

版权声明:

本网仅为发布的内容提供存储空间,不对发表、转载的内容提供任何形式的保证。凡本网注明“来源:XXX网络”的作品,均转载自其它媒体,著作权归作者所有,商业转载请联系作者获得授权,非商业转载请注明出处。

我们尊重并感谢每一位作者,均已注明文章来源和作者。如因作品内容、版权或其它问题,请及时与我们联系,联系邮箱:809451989@qq.com,投稿邮箱:809451989@qq.com

热搜词